书目信息 |
题名: |
CPLD/FPGA应用系统设计与产品开发
|
|
作者: | ;亿特科技 编著 | |
分册: | ||
出版信息: | 北京 人民邮电出版社 2005.07 |
|
页数: | 284页 | |
开本: | 26cm | |
丛书名: | ||
单 册: | ||
中图分类: | TP332.1 | |
科图分类: | ||
主题词: | 可编程序逻辑器件--ke bian cheng xu luo ji qi jian--系统设计--软件工具 | |
电子资源: | ||
ISBN: | 7-115-13200-3 |
000 | 01273nam0 2200229 450 | |
001 | 012006728937 | |
005 | 20060912161134.46 | |
010 | @a7-115-13200-3@dCNY36.00 (含光盘) | |
100 | @a20060619d2005 km y0chiy0120 ea | |
101 | 0 | @achi |
102 | @aCN@b110000 | |
105 | @aa z 000yy | |
200 | 1 | @aCPLD/FPGA应用系统设计与产品开发@ACPLD/FPGA ying yong xi tong she ji yu chan pin kai fa@f亿特科技编著@Fyi te ke ji bian zhu |
210 | @a北京@c人民邮电出版社@d2005.07 | |
215 | @a284页@c图@d26cm@e光盘1片 | |
330 | @a本书介绍了目前主流的CPLD/FPGA开发工具??Quartus Ⅱ4.0,并精选了10多个实际开发案例,详细阐明了CPLD/FPGA的应用设计方法,它们是16位并行乘法器设计、通用16位乘法器的流水线设计、双端口RAM存储器的设计、同步/异步FIFO存储器的设计、海明码编解码器芯片的设计、RS编解码器芯片设计及其扩展应用、带PWM输出的定时器/计数器芯片设计及其扩展应用、通用存储控制器芯片的设计以及USB2.0接口芯片设计,涵盖了目前专用集成电路芯片(ASIC)开发和CPLD/FPGA开发的主要应用技术。 | |
606 | 0 | @a可编程序逻辑器件@Ake bian cheng xu luo ji qi jian@x系统设计@x软件工具 |
610 | 0 | @aQuartus IT 4.0 |
690 | @aTP332.1@v4 | |
711 | 02 | @a亿特科技@Ayi te ke ji@4编著 |
801 | 0 | @aCN@bQSSK@c20060912 |
905 | @a10447@dTP332.1@eY529 | |
CPLD/FPGA应用系统设计与产品开发/亿特科技编著.-北京:人民邮电出版社,2005.07 |
284页:图;26cm+光盘1片 |
ISBN 7-115-13200-3:CNY36.00 (含光盘) |
本书介绍了目前主流的CPLD/FPGA开发工具??Quartus Ⅱ4.0,并精选了10多个实际开发案例,详细阐明了CPLD/FPGA的应用设计方法,它们是16位并行乘法器设计、通用16位乘法器的流水线设计、双端口RAM存储器的设计、同步/异步FIFO存储器的设计、海明码编解码器芯片的设计、RS编解码器芯片设计及其扩展应用、带PWM输出的定时器/计数器芯片设计及其扩展应用、通用存储控制器芯片的设计以及USB2.0接口芯片设计,涵盖了目前专用集成电路芯片(ASIC)开发和CPLD/FPGA开发的主要应用技术。 |
● |
相关链接 |
正题名:CPLD/FPGA应用系统设计与产品开发
索取号:TP332.1/Y529
 
预约/预借
序号 | 登录号 | 条形码 | 馆藏地/架位号 | 状态 | 备注 |
1 | 589228 | 205892284 | 自科库301/301自科库 54排6列3层/ [索取号:TP332.1/Y529] | 在馆 | |
2 | 589229 | 205892293 | 自科二线404/301自科库 54排6列3层/ [索取号:TP332.1/Y529] | 在馆 | |
3 | 589230 | 205892300 | 自科库301/301自科库 54排6列3层/ [索取号:TP332.1/Y529] | 在馆 |