书目信息 |
题名: |
基于Quartus Prime的FPGA/CPLD数字系统设计实例
|
|
作者: | 周润景 , 李志 , 刘艳珍 编著 | |
分册: | ||
出版信息: | 北京 电子工业出版社 2016.07 |
|
页数: | 375页 | |
开本: | 26cm | |
丛书名: | EDA应用技术 | |
单 册: | ||
中图分类: | TP332.1 | |
科图分类: | ||
主题词: | 可编程序逻辑阵列--系统设计 | |
电子资源: | ||
ISBN: | 978-7-121-29487-7 |
000 | 01254oam2 2200301 450 | |
001 | 0100004378 | |
010 | @a978-7-121-29487-7@dCNY59.00 | |
100 | @a20160826d2016 em y0chiy50 ea | |
101 | 0 | @achi |
102 | @aCN@b110000 | |
105 | @ay z 000yy | |
106 | @ar | |
200 | 1 | @a基于Quartus Prime的FPGA/CPLD数字系统设计实例@Aji yu Quartus Primede FPGA/CPLDshu zi xi tong she ji shi li@f周润景,李志,刘艳珍编著 |
205 | @a3版 | |
210 | @a北京@c电子工业出版社@d2016.07 | |
215 | @a375页@d26cm | |
225 | 2 | @aEDA应用技术 |
330 | @a本书以Altera公司全新推出的Quartus Prime 15.1为设计平台,结合大量的实例来介绍基于FPGA/CPLD数字系统的设计方法。书中的例子包含简单的数字逻辑电路实例、数字系统设计实例及复杂的数字控制系统设计实例,由浅入深地介绍了采用Quartus Prime 15.1进行数字系统开发的设计流程、设计思想和设计技巧。 | |
333 | @a本书适合从事数字系统设计的研发人员阅读,也可作为高等学校电子、通信、自动化等相关专业的教学用书 | |
410 | 0 | @12001 @aEDA应用技术 |
606 | 0 | @a可编程序逻辑阵列@x系统设计 |
610 | 0 | @aFPGA@aCPLD |
690 | @aTP332.1@v5 | |
701 | 0 | @a周润景@Azhou run jing@4编著 |
701 | 0 | @a李志@Ali zhi@4编著 |
701 | 0 | @a刘艳珍@Aliu yan zhen@4编著 |
801 | 0 | @aCN@c201701015 |
905 | @a河南城建学院图书馆@dTP332.1@eZ782=3 | |
基于Quartus Prime的FPGA/CPLD数字系统设计实例/周润景,李志,刘艳珍编著.-3版.-北京:电子工业出版社,2016.07 |
375页;26cm.-(EDA应用技术) |
使用对象:本书适合从事数字系统设计的研发人员阅读,也可作为高等学校电子、通信、自动化等相关专业的教学用书 |
ISBN 978-7-121-29487-7:CNY59.00 |
本书以Altera公司全新推出的Quartus Prime 15.1为设计平台,结合大量的实例来介绍基于FPGA/CPLD数字系统的设计方法。书中的例子包含简单的数字逻辑电路实例、数字系统设计实例及复杂的数字控制系统设计实例,由浅入深地介绍了采用Quartus Prime 15.1进行数字系统开发的设计流程、设计思想和设计技巧。 |
● |
相关链接 |
正题名:基于Quartus Prime的FPGA/CPLD数字系统设计
索取号:TP332.1/Z782=3
 
预约/预借
序号 | 登录号 | 条形码 | 馆藏地/架位号 | 状态 | 备注 |
1 | 1331762 | 213317622 | 自科库301/301自科库 54排6列4层/ [索取号:TP332.1/Z782=3] | 在馆 |