书目信息 |
| 题名: |
Cadence高速电路板设计与仿真
|
|
| 作者: | 徐宏伟 , 周润景 , 袁家乐 编著 | |
| 分册: | ||
| 出版信息: | 北京 电子工业出版社 2024.01 |
|
| 页数: | 498页 | |
| 开本: | 26cm | |
| 丛书名: | EDA应用技术 | |
| 单 册: | ||
| 中图分类: | TN410.2 | |
| 科图分类: | ||
| 主题词: | 印刷电路--yin shua dian lu--计算机辅助设计 , 印刷电路--yin shua dian lu--计算机仿真 | |
| 电子资源: | ||
| ISBN: | 978-7-121-47015-8 | |
| 000 | 01348nam 2200313 450 | |
| 001 | 2437747248 | |
| 010 | @a978-7-121-47015-8@dCNY128.00 | |
| 100 | @a20240304d2024 em y0chiy0120 ea | |
| 101 | 0 | @achi |
| 102 | @aCN@b110000 | |
| 105 | @aak z 000yy | |
| 106 | @ar | |
| 200 | 1 | @aCadence高速电路板设计与仿真@ACadence gao su dian lu ban she ji yu fang zhen@e原理图与PCB设计@f徐宏伟, 周润景, 袁家乐编著 |
| 205 | @a第7版 | |
| 210 | @a北京@c电子工业出版社@d2024.01 | |
| 215 | @a498页@c图@d26cm | |
| 225 | 2 | @aEDA应用技术@AEDA ying yong ji shu |
| 330 | @a本书以Cadence Allegro SPB 17.4为基础, 从设计实践的角度出发, 以具体电路的PCB设计流程为顺序, 深入浅出地详尽讲解元器件建库、原理图设计、布局、布线、规则设置、报告检查、底片文件输出、后处理等PCB设计的全过程。本书的内容主要包括原理图输入及元器件数据集成管理环境的使用、中心库的开发、PCB设计工具的使用, 以及后期电路设计处理需要掌握的各项技能等。 | |
| 410 | 0 | @12001 @aEDA应用技术 |
| 517 | 1 | @a原理图与PCB设计@Ayuan li tu yu PCB she ji |
| 586 | @a | |
| 606 | 0 | @a印刷电路@Ayin shua dian lu@x计算机辅助设计 |
| 606 | 0 | @a印刷电路@Ayin shua dian lu@x计算机仿真 |
| 690 | @aTN410.2@v5 | |
| 701 | 0 | @a徐宏伟@Axu hong wei@4编著 |
| 701 | 0 | @a周润景@Azhou run jing@4编著 |
| 701 | 0 | @a袁家乐@Ayuan jia le@4编著 |
| 801 | 0 | @aCN@c20240304 |
| 905 | @dTN410.2@eX727=7@f1@sTN410.2/X727=7@S@Z | |
| Cadence高速电路板设计与仿真:原理图与PCB设计/徐宏伟, 周润景, 袁家乐编著.-第7版.-北京:电子工业出版社,2024.01 |
| 498页:图;26cm.-(EDA应用技术) |
| ISBN 978-7-121-47015-8:CNY128.00 |
| 本书以Cadence Allegro SPB 17.4为基础, 从设计实践的角度出发, 以具体电路的PCB设计流程为顺序, 深入浅出地详尽讲解元器件建库、原理图设计、布局、布线、规则设置、报告检查、底片文件输出、后处理等PCB设计的全过程。本书的内容主要包括原理图输入及元器件数据集成管理环境的使用、中心库的开发、PCB设计工具的使用, 以及后期电路设计处理需要掌握的各项技能等。 |
| ● |
| 相关链接 |
|
|
|
正题名:Cadence高速电路板设计与仿真
索取号:TN410.2/X727=7
 
预约/预借
| 序号 | 登录号 | 条形码 | 馆藏地/架位号 | 状态 | 备注 |
| 1 | 21614256 | 216142564 | 自科库301/301自科库 35排4列4层/ [索取号:TN410.2/X727=7] | 在馆 |