书目信息 |
题名: |
Xilinx FPGA权威设计指南
|
|
作者: | 何宾 编著 | |
分册: | ||
出版信息: | 北京 电子工业出版社 2018.10 |
|
页数: | XV, 529页 | |
开本: | 26cm | |
丛书名: | 电子系统EDA新技术丛书 | |
单 册: | ||
中图分类: | TP331.2 | |
科图分类: | ||
主题词: | 现场可编程门阵列--xian chang ke bian cheng men zhen lie--系统设计--指南 | |
电子资源: | ||
ISBN: | 978-7-121-34937-9 |
000 | 01401nam 2200265 450 | |
001 | CAL 0120182592990 | |
010 | @a978-7-121-34937-9@dCNY129.00 | |
100 | @a20190928d2018 em y0chiy50 ea | |
101 | 0 | @achi |
102 | @aCN@b110000 | |
105 | @aak z 000yy | |
200 | 1 | @aXilinx FPGA权威设计指南@AXilinx FPGA quan wei she ji zhi nan@e基于Vivado 2018集成开发环境@f何宾编著 |
210 | @a北京@c电子工业出版社@d2018.10 | |
215 | @aXV, 529页@c图@d26cm | |
225 | 2 | @a电子系统EDA新技术丛书@Adian zi xi tong EDA xin ji shu cong shu |
314 | @a何宾, 著名的嵌入式技术和EDA技术专家, 长期从事电子信息技术方面的教学与科研工作。 | |
330 | @a本书全面系统地介绍了Xilinx新一代集成开发环境Vivado 2018.3的设计方法、设计流程和具体实现。全书共11章, 内容包括: Xilinx UltraScale结构、Vivado集成设计环境导论、Vivado工程模式基本设计实现、Vivado非工程模式基本设计实现、创建和封装用户IP核流程、Vivado高级约束原理及实现、Vivado调试工具原理及实现、Vivado嵌入式系统设计实现、Vivado模型设计原理及实现、Vivado HLS原理及实现、Vivado部分可重配置原理及实现。 | |
410 | 0 | @12001 @a电子系统EDA新技术丛书 |
517 | 1 | @a基于Vivado 2018集成开发环境@Aji yu Vivado 2018 ji cheng kai fa huan jing |
606 | 0 | @a现场可编程门阵列@Axian chang ke bian cheng men zhen lie@x系统设计@j指南 |
610 | 0 | @aFPGA |
690 | @aTP331.2@v5 | |
701 | 0 | @a何宾@Ahe bin@4编著 |
801 | 0 | @aCN@c20190928 |
905 | @a河南城建学院图书馆@dTP331.2@eH165 | |
Xilinx FPGA权威设计指南:基于Vivado 2018集成开发环境/何宾编著.-北京:电子工业出版社,2018.10 |
XV, 529页:图;26cm.-(电子系统EDA新技术丛书) |
ISBN 978-7-121-34937-9:CNY129.00 |
本书全面系统地介绍了Xilinx新一代集成开发环境Vivado 2018.3的设计方法、设计流程和具体实现。全书共11章, 内容包括: Xilinx UltraScale结构、Vivado集成设计环境导论、Vivado工程模式基本设计实现、Vivado非工程模式基本设计实现、创建和封装用户IP核流程、Vivado高级约束原理及实现、Vivado调试工具原理及实现、Vivado嵌入式系统设计实现、Vivado模型设计原理及实现、Vivado HLS原理及实现、Vivado部分可重配置原理及实现。 |
● |
相关链接 |
正题名:Xilinx FPGA权威设计指南
索取号:TP331.2/H165
 
预约/预借
序号 | 登录号 | 条形码 | 馆藏地/架位号 | 状态 | 备注 |
1 | 1428943 | 214289438 | 自科库301/301自科库 54排1列3层/ [索取号:TP331.2/H165] | 在馆 |