书目信息 |
题名: |
数字SoC设计、验证与实例
|
|
作者: | 王卫江 , 薛丞博 , 高巍 编著 | |
分册: | ||
出版信息: | 北京 机械工业出版社 2023.08 |
|
页数: | 333页 | |
开本: | 24cm | |
丛书名: | 半导体与集成电路关键技术丛书 | |
单 册: | ||
中图分类: | TN402 | |
科图分类: | ||
主题词: | 集成电路--ji cheng dian lu--芯片--设计 | |
电子资源: | ||
ISBN: | 978-7-111-73243-3 |
000 | 01502nam 2200325 450 | |
001 | 2437759123 | |
010 | @a978-7-111-73243-3@dCNY129.00 | |
100 | @a20230909d2023 em y0chiy0120 ea | |
101 | 0 | @achi |
102 | @aCN@b110000 | |
105 | @aak a 000yy | |
106 | @ar | |
200 | 1 | @a数字SoC设计、验证与实例@Ashu zi SoC she ji 、yan zheng yu shi li@f王卫江 ... [等] 编著 |
210 | @a北京@c机械工业出版社@d2023.08 | |
215 | @a333页@c图@d24cm | |
225 | 2 | @a半导体与集成电路关键技术丛书@Aban dao ti yu ji cheng dian lu guan jian ji shu cong shu |
225 | 2 | @a微电子与集成电路先进技术丛书@Awei dian zi yu ji cheng dian lu xian jin ji shu cong shu |
304 | @a题名页题: 王卫江, 薛丞博, 高巍, 张靖奇编著 | |
320 | @a有书目 | |
330 | @a本书聚焦于数字片上系统 (SoC) 设计领域, 从数字集成电路的发展历程与基础知识入手, 首先介绍了硬件描述语言Verilog HDL的设计规则和核心EDA工具VIVADO与Design Compiler的使用方法, 随后详细讨论了数字SoC设计、验证过程中的关键技术, 并对难点问题进行了归纳和总结。此外, 本书提供了多个数字SoC设计、验证的实际案例, 循序渐进地向读者展示了数字SoC从规划、设计、仿真、验证再到综合实现的全流程。 | |
410 | 0 | @12001 @a半导体与集成电路关键技术丛书 |
410 | 0 | @12001 @a微电子与集成电路先进技术丛书 |
586 | @a | |
606 | 0 | @a集成电路@Aji cheng dian lu@x芯片@x设计 |
690 | @aTN402@v5 | |
701 | 0 | @a王卫江@Awang wei jiang@4编著 |
701 | 0 | @a薛丞博@Axue cheng bo@4编著 |
701 | 0 | @a高巍@Agao wei@4编著 |
801 | 0 | @aCN@c20230909 |
905 | @dTN402@eW372@f1@sTN402/W372@S@Z | |
数字SoC设计、验证与实例/王卫江 ... [等] 编著.-北京:机械工业出版社,2023.08 |
333页:图;24cm.-(半导体与集成电路关键技术丛书).-(微电子与集成电路先进技术丛书) |
ISBN 978-7-111-73243-3:CNY129.00 |
本书聚焦于数字片上系统 (SoC) 设计领域, 从数字集成电路的发展历程与基础知识入手, 首先介绍了硬件描述语言Verilog HDL的设计规则和核心EDA工具VIVADO与Design Compiler的使用方法, 随后详细讨论了数字SoC设计、验证过程中的关键技术, 并对难点问题进行了归纳和总结。此外, 本书提供了多个数字SoC设计、验证的实际案例, 循序渐进地向读者展示了数字SoC从规划、设计、仿真、验证再到综合实现的全流程。 |
● |
相关链接 |
正题名:数字SoC设计、验证与实例
索取号:TN402/W372
 
预约/预借
序号 | 登录号 | 条形码 | 馆藏地/架位号 | 状态 | 备注 |
1 | 21615749 | 216157496 | 自科库301/ [索取号:TN402/W372] | 在馆 |