• 首页
  • 本馆介绍
  • 公告通知
  • 最新文献
  • 馆藏检索
  • 电子资源
  • 读者导购
  • 参考咨询
  • CALIS
  • 我的图书馆
  • 登录
  • 详细信息显示
  • 放入我的书架
  • 预约/预借图书
  • 作者相关作品
  • 分类相关作品
  • 丛书相关作品
  • 出版社相关作品

书目信息

  • 表格格式
  • 工作单格式
  • 卡片格式
题名:
AI加速器架构设计与实现
    
 
作者: 甄建勇 , 王路业 著
分册:  
出版信息: 北京   机械工业出版社  2023.06
页数: 219页
开本: 21cm
丛书名:
单 册:
中图分类: TP18
科图分类:
主题词: 人工智能--ren gong zhi neng--加速器--研究
电子资源:
ISBN: 978-7-111-72951-8
 
 
 
 
 
000 01214nam0 2200253 450
001 487754
010    @a978-7-111-72951-8@dCNY99.00
100    @a20220906d2023 em y0chiy50 ea
101 0  @achi
102    @aCN@b110000
105    @aa z 000yy
106    @ar
200 1  @aAI加速器架构设计与实现@AAI jia su qi jia gou she ji yu shi xian@d= Accelerator based on CNN design@f甄建勇, 王路业著@zeng
210    @a北京@c机械工业出版社@d2023.06
215    @a219页@c彩图@d21cm
314    @a甄建勇, 资深CPU、GPU、NPU三栖架构师, 从事相关软硬件架构与设计工作超过15年。王路业, 优矽科技联合创始人兼总经理, 中国开放指令生态 (RISC-V) 联盟 (CRVA) 软件开源工作组副组长。
330    @a本书作者将自己在CPU、GPU和NPU领域15年的软硬件工作经验融会贯通, 将四代NPU架构设计经验融为一体, 将端侧和云侧NPU架构合二为一, 总结并提炼出本书内容。本书主要讨论神经网络硬件层面, 尤其是芯片设计层面的内容, 主要包含神经网络的分析、神经网络加速器的设计以及具体实现技术。
510 1  @aAccelerator based on CNN design@zeng
606 0  @a人工智能@Aren gong zhi neng@x加速器@x研究
690    @aTP18@v5
701  0 @a甄建勇@Azhen jian yong@4著
701  0 @a王路业@Awang lu ye@4著
801  0 @aCN@c20220906
905    @a河南城建学院图书馆@dTP18@eZ408
    
    AI加速器架构设计与实现= Accelerator based on CNN design/甄建勇, 王路业著.-北京:机械工业出版社,2023.06
    219页:彩图;21cm
    
    
    ISBN 978-7-111-72951-8:CNY99.00
    本书作者将自己在CPU、GPU和NPU领域15年的软硬件工作经验融会贯通, 将四代NPU架构设计经验融为一体, 将端侧和云侧NPU架构合二为一, 总结并提炼出本书内容。本书主要讨论神经网络硬件层面, 尤其是芯片设计层面的内容, 主要包含神经网络的分析、神经网络加速器的设计以及具体实现技术。
●
相关链接 在E读中查询图书 在当当中查询图书 在豆瓣中查询图书


正题名:AI加速器架构设计与实现     索取号:TP18/Z408         预约/预借

序号 登录号 条形码 馆藏地/架位号 状态 备注
1 1597863   215978636   自科库301/301自科库 39排2列2层/ [索取号:TP18/Z408] 在馆    
河南城建学院图书馆 欢迎您!
大连网信软件有限公司© 版权所有