书目信息 |
题名: |
多核处理器设计优化
|
|
作者: | 李晓维 著 | |
分册: | ||
出版信息: | 北京 科学出版社 2021.11 |
|
页数: | x, 359页 | |
开本: | 24cm | |
丛书名: | ||
单 册: | ||
中图分类: | TP332 | |
科图分类: | ||
主题词: | 微处理器--wei chu li qi--优化设计 | |
电子资源: | ||
ISBN: | 978-7-03-067147-9 |
000 | 01216nam0 2200253 450 | |
001 | 2260393662 | |
010 | @a978-7-03-067147-9@b精装@dCNY158.00 | |
100 | @a20211227d2021 em y0chiy50 ea | |
101 | 0 | @achi |
102 | @aCN@b110000 | |
105 | @aak a 001yy | |
106 | @ar | |
200 | 1 | @a多核处理器设计优化@Aduo he chu li qi she ji you hua@e低功耗、高可靠、易测试@f李晓维 ... [等] 著 |
210 | @a北京@c科学出版社@d2021.11 | |
215 | @ax, 359页@c图@d24cm | |
304 | @a题名页题其余责任者: 路航, 李华伟, 王颖, 鄢贵海 | |
320 | @a有书目和索引 | |
330 | @a本书主要内容涉及多核处理器设计优化的三个方面: 低功耗、高可靠和易测试 ; 从处理器核、片上互连网络和内存系统三个方面论述多核处理器设计的低功耗和高可靠优化方法 ; 从逻辑电路的可测试性体系结构以及存储器电路的自测试方面论述多核处理器的可测试性设计方法 ; 从新型三维堆叠架构以及异构数据中心系统层面论述多核处理器的能效提升方法 ; 并以中国科学院计算技术研究所自主研发的DPU-M多核处理器为例, 介绍相关成果的应用。 | |
517 | 1 | @a低功耗、高可靠、易测试@Adi gong hao 、 gao ke kao 、 yi ce shi |
606 | 0 | @a微处理器@Awei chu li qi@x优化设计 |
690 | @aTP332@v5 | |
701 | 0 | @a李晓维@Ali xiao wei@4著 |
801 | 0 | @aCN@c20220906 |
905 | @a河南城建学院图书馆@dTP332@eL297 | |
多核处理器设计优化:低功耗、高可靠、易测试/李晓维 ... [等] 著.-北京:科学出版社,2021.11 |
x, 359页:图;24cm |
ISBN 978-7-03-067147-9(精装):CNY158.00 |
本书主要内容涉及多核处理器设计优化的三个方面: 低功耗、高可靠和易测试 ; 从处理器核、片上互连网络和内存系统三个方面论述多核处理器设计的低功耗和高可靠优化方法 ; 从逻辑电路的可测试性体系结构以及存储器电路的自测试方面论述多核处理器的可测试性设计方法 ; 从新型三维堆叠架构以及异构数据中心系统层面论述多核处理器的能效提升方法 ; 并以中国科学院计算技术研究所自主研发的DPU-M多核处理器为例, 介绍相关成果的应用。 |
● |
相关链接 |
正题名:多核处理器设计优化
索取号:TP332/L297
 
预约/预借
序号 | 登录号 | 条形码 | 馆藏地/架位号 | 状态 | 备注 |
1 | 1572763 | 215727630 | 自科库301/ [索取号:TP332/L297] | 在馆 |